BITWISE PELA2CHA BERT 비트 에러 로케이션 분석기
BITWISE PELA2CHA BERT 비트 에러 로케이션 분석기
BITWISE PELA2CHA BERT Bit Error Location Analyzer
BitWise Laboratories Bit Error Location Analyzer measures BER and error location statistics for up to two synchronous NRZ data streams at data rates from 1.0 – 32.0 Gbits/sec. Flexible timing and threshold controls, auto pattern detection, simple quasi-eye diagrams.
클릭 하시면 이동합니다.
비트와이즈 ・ BITWISE
PELA2CHA
BERT 비트 에러 로케이션 분석기
PELA2CHA BERT Bit Error Location Analyzer
Key Features
- 1.0 – 28.0 Gbps (32 Gbps option available)
- 2 synchronous NRZ data channel inputs
- 1 shared clock input
- Trigger outputs
- Independent channel delay and threshold
- PRBS or user-specified pattern synchronization
- Independent channel or bit-interleaved synchronization
- BER and Error Location Analysis
- Compact Design
The Bit Error Location Analyzer measures BER and error location statistics in 2 channels of synchronous NRZ data at rates from 1.0 up to 32.0 Gbps each (28 Gbps is standard). Signal interfacing utilizes flexible timing and threshold controls, auto pattern detection, a large number of true and inverted PRBS patterns, user-defined patterns, and simple quasi-eye diagrams. 2-Channel processing can be unlinked, linked, or bit-interleaved, and channel-to-channel synchronization can be determined automatically using a 64-bit barrel shifting function.
Provides BER measurements and Strip chart. Also provides many Error Location analyzers such as Burst Length Histogram, Error Free Interval Histogram, Modulo-N Histogram, Modulo Pattern-Length Histogram, and others. Forward Error Correction (FEC) system emulation features simulate a configurable Forward Error Correction (FEC) system and calculates the correction strength (T) required to fully correct the raw errors. Data pattern analysis allows you to measure run lengths and wander within a user-selectable window interval.
The user interface is served as a website from the device and is accessible from any desktop or mobile web browser. The device does not require connection to the Internet. Automation control is provided via TCP/IP socket interface using ASCII commands. Analysis results can be captured and downloaded in CSV format.






PELA2CHA PELA2CHA BITWISE BITWISE PELA2CHA PELA2CHA 비트와이즈 비트와이즈 PELA2CHA PELA2CHA 비트와이스 비트와이스 PELA2CHA
가격이 궁금하신가요?
더 많은 자료는?


지니어스인더스트리가 취급하는 대부분의 제품은 사업자 간 거래(B2B) 목적의 산업·연구용 전문 계측 장비입니다.
모든 제품은 주문 제작 또는 해외/본사 주문을 통해 공급되고 있으며 실제 현장/시험 환경에서 사용되는 특성상, 일반 소비재와 달리 단순 변심 사유의 반품·환불이 어렵습니다. 장비 개봉, 전원 인가, 설치/시운전, 교정(캘리브레이션) 진행 등으로 제품의 신뢰도와 가치가 달라질 수 있기 때문입니다.
다만 초기 제품 하자(동일 모델 대비 명백한 불량, 운송 중 파손, 사양 상이 등)가 확인되는 경우에는 수령 후 [7일 이내] 연락 주시면 점검 후 조치 또는 A/S 절차를 안내해 드립니다.
단순 변심, 사양 선택 착오, 내부 사정(예: 예산/프로젝트 변경 등)과 같은 구매자 사유로 반품을 요청하시는 경우에는 반품이 제한되며, 예외적으로 협의가 진행될 경우에도 왕복 운송비, 검수 비용, 감가 비용 및 재입고 수수료 등이 청구될 수 있습니다.
구체적인 거래 조건(납기, A/S 범위, 교환 가능 여부 등)은 발행된 견적서, 발주서 확인 메일, 납품서 등에 명시된 내용을 우선합니다.
도움이 필요한 경우 견적서에 명시된 담당자에게 문의해 주세요.
비트와이즈 ・ BITWISE
PELA2CHA
BERT 비트 에러 로케이션 분석기
PELA2CHA BERT Bit Error Location Analyzer
Key Features
- 1.0 – 28.0 Gbps (32 Gbps option available)
- 2 synchronous NRZ data channel inputs
- 1 shared clock input
- Trigger outputs
- Independent channel delay and threshold
- PRBS or user-specified pattern synchronization
- Independent channel or bit-interleaved synchronization
- BER and Error Location Analysis
- Compact Design
The Bit Error Location Analyzer measures BER and error location statistics in 2 channels of synchronous NRZ data at rates from 1.0 up to 32.0 Gbps each (28 Gbps is standard). Signal interfacing utilizes flexible timing and threshold controls, auto pattern detection, a large number of true and inverted PRBS patterns, user-defined patterns, and simple quasi-eye diagrams. 2-Channel processing can be unlinked, linked, or bit-interleaved, and channel-to-channel synchronization can be determined automatically using a 64-bit barrel shifting function.
Provides BER measurements and Strip chart. Also provides many Error Location analyzers such as Burst Length Histogram, Error Free Interval Histogram, Modulo-N Histogram, Modulo Pattern-Length Histogram, and others. Forward Error Correction (FEC) system emulation features simulate a configurable Forward Error Correction (FEC) system and calculates the correction strength (T) required to fully correct the raw errors. Data pattern analysis allows you to measure run lengths and wander within a user-selectable window interval.
The user interface is served as a website from the device and is accessible from any desktop or mobile web browser. The device does not require connection to the Internet. Automation control is provided via TCP/IP socket interface using ASCII commands. Analysis results can be captured and downloaded in CSV format.






PELA2CHA PELA2CHA BITWISE BITWISE PELA2CHA PELA2CHA 비트와이즈 비트와이즈 PELA2CHA PELA2CHA 비트와이스 비트와이스 PELA2CHA
가격이 궁금하신가요?
더 많은 자료는?


지니어스인더스트리가 취급하는 대부분의 제품은 사업자 간 거래(B2B) 목적의 산업·연구용 전문 계측 장비입니다.
모든 제품은 주문 제작 또는 해외/본사 주문을 통해 공급되고 있으며 실제 현장/시험 환경에서 사용되는 특성상, 일반 소비재와 달리 단순 변심 사유의 반품·환불이 어렵습니다. 장비 개봉, 전원 인가, 설치/시운전, 교정(캘리브레이션) 진행 등으로 제품의 신뢰도와 가치가 달라질 수 있기 때문입니다.
다만 초기 제품 하자(동일 모델 대비 명백한 불량, 운송 중 파손, 사양 상이 등)가 확인되는 경우에는 수령 후 [7일 이내] 연락 주시면 점검 후 조치 또는 A/S 절차를 안내해 드립니다.
단순 변심, 사양 선택 착오, 내부 사정(예: 예산/프로젝트 변경 등)과 같은 구매자 사유로 반품을 요청하시는 경우에는 반품이 제한되며, 예외적으로 협의가 진행될 경우에도 왕복 운송비, 검수 비용, 감가 비용 및 재입고 수수료 등이 청구될 수 있습니다.
구체적인 거래 조건(납기, A/S 범위, 교환 가능 여부 등)은 발행된 견적서, 발주서 확인 메일, 납품서 등에 명시된 내용을 우선합니다.
도움이 필요한 경우 견적서에 명시된 담당자에게 문의해 주세요.
연관상품



